DDR4 SDRAM: 16GBDDR4 Setiap komposisi 16bit lebar bit data bagi bit 64bit
QSPI Flash: Sekeping 1GBQSPIFLASH, yang digunakan untuk menyimpan fail konfigurasi cip FPGA
Bank FPGA: tahap 12V, 18V, 2.5V, 3.0V boleh laras, jika anda perlu menukar tahap, anda hanya perlu menggantikan
Tahap antara muka: Kedudukan yang sepadan boleh dilaraskan dengan manik magnet.
Bekalan kuasa papan teras: Bekalan kuasa 5-12V menjana dua bekalan kuasa melalui cip T1 LTM4628 untuk memenuhi keperluan semasa FPGA
Kaedah permulaan papan teras: JTAG, QSPIFLASH
Takrif kaki tiub penyambung: 4 sambungan berkelajuan tinggi, 120pin Panasonic AXK5A2137yg
Antara muka SFP plat bawah: 4 modul optik boleh mencapai komunikasi gentian optik berkelajuan tinggi, dengan kelajuan sehingga 10GB/s
Jam GXB Plat Fave: Plat bawah menyediakan jam rujukan 200MHz untuk transceiver GXB
Plat bawah 40 -sambungan jarum: dikhaskan 2 sambungan 40-pin standard 2.54mm J11 dan J12, yang digunakan untuk menyambungkan modul yang direka oleh syarikat atau litar fungsi modul yang direka oleh pengguna sendiri
Jam plat teras: berbilang sumber jam di atas kapal. Ini termasuk sumber jam sistem 100MHz
510kba100M000beg kristal CMOS
125MHz Transceiver Differential Clock Sittaid Sit9102 Crystal Sumber jam pembezaan luaran 300MHz DDR4 Kristal SIT9102
Port nyahpepijat JTAG: Papan teras MP5652 mempunyai antara muka penyahpepijatan muat turun tampung 6PIN JTAG
Mudah untuk pengguna menyahpepijat FPGA secara berasingan
Tetapan semula sistem: Pada masa yang sama, butang juga menyediakan sistem dengan papan teras MP5652 isyarat tetapan semula global untuk menyokong tetapan semula kuasa. Keseluruhan cip ditetapkan semula
LED: Terdapat 4 lampu LED merah pada papan teras, salah satunya ialah penunjuk kuasa rujukan DDR4
Butang dan suis: Terdapat 4 kekunci pada plat bawah, yang disambungkan ke kaki paip yang sepadan pada penyambung J2.
Biasanya tahap tinggi, menekan ke tahap rendah
Ciri utama siri Arria-10 GX termasuk: